

# קובץ הכנה ניסוי מעבדה מס' 5

## **Tutorial 5.1 - Basic Timer1**

מעבדת מיקרומחשבים – המחלקה להנדסת חשמל ומחשבים מס' קורס - 361.1.3353

<u>כתיבה ועריכה</u>: חנן ריבוא

מהדורה 1 – שנה"ל תשע"ו

## A. הקדמה:

ב. הצורך בתזמון מדויק של מערכת זוהי דרישה בסיסית חשובה מאוד לפעולה תקינה של אפליקציית זמן-אמת. רכיב Timer מהווה למעשה רכיב פריפריאלי ל- CPU לצורך הגדרות תזמון מסוגים שונים הנקבעות בתוכנה ע"י כתיבה לרגיסטרי הבקרה השולטים עליהם. בצורתו הבסיסית טיימר הוא מונה (מכיל רגיסטר המקודם ב-1 בכל מחזור שעון) את מחזורי השעון המזין אותו ויוצר פסיקה בהגיעו ל- overflow. תדר השעון המקסימאלי אליו ניתן להגיע משתנה בין סוגי הבקרים.

#### d. סוגים שונים של תזמון:

- 1. הגדרת תזמון כדי להכתיב את המקור הקובע את תדר העבודה של ה- CPU (שעון MCLK) או של ה- ACLK (שעון ACLK). הרכיבים הפריפריאליים בבקר (ACLK ,SMCLK).
  - .2 יצירת פסיקות באופן מחזורי לפי בחירתנו.
    - .3 עירור מחזורי ממצב שינה.
    - . ספירת עליות / ירידות באות דיגיטלי.

וב- Duty Cycle הניתנים לתכנות.

- בצע פעולות או יכנס למצב שינה. CPU יבצע פעולות או יכנס למצב שינה.
- 6. יצירת אות ריבועי (אות מחזורי עם 2 ערכים של '1' ו- '0' בלבד) בתדר וב- Duty Cycle הניתנים לתכנות.

#### :(4 'ראה דיאגרמה עמ' ): Timers סוגי

<u>.1 Basic Timer (ספר המעבדה עמודים 433 – 425):</u>

טיימר זה מאפשר פעולה בסיסית של יצירת פסיקה באופן מחזורי בתדר הניתן לתכנות.

- .2 .2 Real-Time Clock (RTC) (ספר המעבדה עמודים 448 435): טיימר זה משמש בעיקר כשעון זמן אמת המונה שניות, דקות, שעות, ימים, לילות, חודשים ושנים (מאפשר בנוסף יצירת פסיקה באופן מחזורי בכל שינוי של אחד מהם).
- 3. Watchdog timer (ספר המעבדה עמודים 424 415):
  טיימר זה מאפשר יצירת פסיקה באופן מחזורי, אולם שימושו העיקרי הוא לצורך גילוי ויציאה מתקלות חומרה הקורות במהלך ביצוע התוכנית. הבקר באופן קבוע ובתזמון מסוים מאתחל טיימר זה כדי שלא יעבור את ערכו המקסימאלי. במקרה של תקלת חומרה ה- CPU לא מצליח לאתחל את הטיימר כך הוא עובר את ערכו המקסימאלי (נוצר overflow) המייצר אות המשמש טריגר לפעולת תיקון המעבירה את ערך ה- PC למצב בטוח (בד"כ ביצוע RESET). שימוש במצב זה מצוי במערכות שתיקון השגיאות והתגברות עליהן מצריך תגובה מהירה בזמן-אמת וללא התערבות חיצונית
  - .4 (ספר המעבדה עמודים 498 473): טיימרים אלו מורכבים יותר ומשמשים לצורך של - יצירת פסיקות באופן מחזורי לפי בחירתנו, עירור מחזורי ממצב שינה, ספירת עליות / ירידות באות דיגיטלי, יצירת אות ריבועי בתדר

## :4-bit Up Timer – בסיסי Timer .d







#### <u>שימו לב:</u>

 $\mathsf{CNT}$  עליית רמה (rising edge) של אות עקב  $Q_i$  נובע עקב נובע עקב (rising edge) עליית רמה

$$f_{Q_{\,i}} = rac{f_{\,Clk}}{2^{i+1}}$$
 או במילים אחרות  $T_{Q_{\,i}} = \mathrm{T}_{Clk} \cdot 2^{i+1}$  לכן מתקיים



#### :Basic Timer1 – טיימר בסיסי. B

8bit טיימר זה הוא רכיב פריפריאלי המשמש טיימר בסיסי. Basic Timer מורכב מ-2 טיימרים נפרדים באורך 3. טיימר זה הוא רכיב פריפריאלי המשמש טיימר בסיסי. Basic Timer כטיימר 3bit וכטיימר 16bit. שעון המזין את הטיימר Basic Timer המחוברים בטור, כך שניתן להשתמש ב- (ACLK, SMCLK). ניתן לבחור ערך כך כשהטיימר יגיע אליו תיווצר בקשת פסיקה. בתחילת השימוש יש לאפס את ערך הטיימר (מכיל "זבל"). שליטה על הטיימר מתבצע ע"י כתיבה לרגיסטר BTCTL באורך 8bit (שימוש ב- byte instruction).



- מתקדם BTCNT1 מוזן <u>רק</u> ממוצא שעון **ACLK בתדר ACLK בתדר ACLK** (בכל מחזור BTCNT1 ערך BTCNT1 מתקדם .b
- c. רגיסטר BTCNT2 גם הוא באורך 8bit וניתן להזנה מ-3 מקורות (ACLK, ACLK/256, SMCLK). המקור שלו 8bit גם הוא באורך BTDIV וניתן להזנה מ-3 מקורות (BTDIV ו-2 הרגיסטרים מקבע ע"י ביטים BTDIV ו-2 הוא ACLK משורשרים, מקור BTCNT1 הוא BTCNT2 הוא BTCNT1).

ניתן לעוצרו ע"י ביט **HOLD** לצורך חסכון בצריכת אנרגיה. לרגיסטר ישנם 8 מוצאים Q0 – Q7 לצורך בקשת פסיקה במרווחי זמן מסוימים (תלוי במקור ההזנה של הטיימר).

מרווח הזמן לבקשת פסיקה ממוצא  $Q_i$  הוא הוא  $Q_i$  הוא מרווח הזמן לבקשת פסיקה ממוצא "ים  $Q_i$  האפשריים הם: ACLK/256 מרווחי הזמן (נקבעים ע"י 3 הביטים  $Q_i$ 

Q7=2sec, Q6=1sec, Q5=0.5sec, Q3=0.125sec, Q2=1/16sec, Q1=1/32sec, Q0=1/64sec

Q4=0.25sec,

ערכו זמן נוחים מאוד. מתקבלים מתקבלים מרווחי מאן נוחים מאוד. ACLK הסיבה שתדר ACLK ערכו

#### :Basic Timer פסיקות d

- BASICTIMER\_VECTOR וקטור הפסיקה נקרא.
- 2. דגל הפסיקה BTIFG (ממוקם ברגיסטר IFG2) עולה ל- '1' כאשר ערך הטיימר מגיע למרווח הזמן המוגדר BTIPx (ניתן לאיפוס בתוכנה). בביטים BTIPx ויורד ל-'0' באופן אוטומטי בכניסה ל- ISR (ניתן לאיפוס בתוכנה).
  - .(GIE = '1') וגלובלי (IE2 ברגיסטר BTIE = '1') בקשת פסיקה דורשת אפשור מקומי.

## :Basic Timer – פירוט רגיסטרים.C

#### Basic Timer1 Registers

| Register                        | Short Form | Register Type | Address | Initial State  |
|---------------------------------|------------|---------------|---------|----------------|
| Basic Timer1 Control            | BTCTL      | Read/write    | 040h    | Unchanged      |
| Basic Timer1 Counter 1          | BTCNT1     | Read/write    | 046h    | Unchanged      |
| Basic Timer1 Counter 2          | BTCNT2     | Read/write    | 047h    | Unchanged      |
| SFR interrupt enable register 2 | IE2        | Read/write    | 001h    | Reset with PUC |
| SFR interrupt flag register 2   | IFG2       | Read/write    | 003h    | Reset with PUC |

Note: The Basic Timer1 registers should be configured at power-up. There is no initial state for BTCTL, BTCNT1, or BTCNT2.

## (a <u>רגיסטר בקרה:</u> ישנו רגיסטר בקרה אחד, הנקרא שדכדL <u>רגיסטר בקרה:</u> ישנו רגיסטר בקרה אחד,



#### <u>רגיסטר מידע – עַרך המנייה:</u> (b



#### <u>רגיסטר אפשור פסיקה:</u> (c



#### (d רגיסטר דגלי פסיקה:



#### e. צורת כתיבה לרגיסטרים של הטיימר:

```
mov.b #BTDIV+BT_fCLK2_DIV16, &BTCTL ; ACLK/(256*16)
mov.b #0x20+0x03, &BTCTL -
```



#### #include <msp430xG46x.h>

```
654
    /* Interrupt interval time fINT coded with Bits 0-2 in BTCTL */
655
     #define BT fCLK2 DIV2
                                                             /* fINT = fCLK2:2 (default)
                                  (0x00)
656
     #define BT_fCLK2_DIV4
                                  (BTIP0)
                                                             /* fINT = fCLK2:4 */
657
     #define BT_fCLK2 DIV8
                                  (BTIP1)
                                                             /* fINT = fCLK2:8 */
658
     #define BT_fCLK2_DIV16
                                   (BTIP1+BTIP0)
                                                             /* fINT = fCLK2:16 */
     #define BT_fCLK2_DIV32
                                                             /* fint = fclk2:32
659
                                   (BTIP2)
660
     #define BT_fCLK2_DIV64
                                                             /* fINT = fCLK2:64 */
                                  (BTIP2+BTIP0)
661
     #define BT_fCLK2_DIV128
                                   (BTIP2+BTIP1)
                                                             /* fINT = fCLK2:128 */
    #define BT fCLK2 DIV256
                                  (BTIP2+BTIP1+BTIP0)
                                                             /* fINT = fCLK2:256 */
```

#### D. דוגמה:

בדוגמא זו לד P9.1 מהבהב ע"י כיבוי והדלקה לסירוגין במרווחי זמן של 0.125sec בפעולת toggle בדוגמא זו לד 2.125sec מהבהב ע"י כיבוי והדלקה לסירוגין במרווחי זמן של xor עם '1') בתוך ISR של basic Timer.

```
#include <msp430xG46x.h>
 3
              RSEG CSTACK
                                               ; Define stack segment
 4
    ;-----
 5
                                               ; Assemble to Flash memory
 6
   RESET mov.w #SFE(CSTACK),SP ; Initialize stackpointer
StopWDT mov.w #WDTPW+WDTHOLD,&WDTCTL ; Stop WDT
SetupFLL bis.b #XCAP14PF,&FLL_CTL0 ; Configure load caps
 7
 8
 9
10
    bis.b #BIT1,&P9DIR ; Set P9.1 as O
SetupBT mov.b #BTDIV+BT_fCLK2_DIV16,&BTCTL ; ACLK/(256*16)
                                                      ; Set P9.1 as Output
11
12
13
               clr.b &BTCNT1
14
              clr.b &BTCNT2
15
              bis.b #BTIE,&IE2
                                                      ; Enable BT interrupt
   Mainloop bis.w #LPM3+GIE, SR
                                                      ; Enter LPM3, enable interrupts
16
      nop
17
                                          ; Required for only for Debugger
18
    ·-----
    Basic Timer ISR; // Basic Timer Interrupt Service Routine
19
20
    xor.b #BIT1,&P9OUT
21
                                               ; Toggle P9.1 (LED)
22
               reti
23
               COMMON INTVEC
24
                                              ; Interrupt Vectors
25
               ORG RESET_VECTOR תווית זו מהווה את כתובתו RESET_VECTOR, תווית זו מהווה את כתובתו RESET_VECTOR תווית זו מהווה את כתובת תחילת התוכנית
26
27
              DW
              ORG BASICTIMER_VECTOR תווית זו מהווה את כתובתו, Basic Timer כתובת ווקטור הפסיקה של Basic_Timer_ISR Basic Timer של פסיקת של ISR של פסיקת של הפסיקה, תווית זו מהווה את כתובת
28
29
30
               END
```

בהמשך): <u>מניית תדר שעון חיצוני – מימוש Counter</u> (שיטה אחת מתוך שלוש, השאר נלמד בהמשך):

<u>תזכורת:</u> תדר = מספר מחזורים בשנייה

#### <u>שלבי עבודה:</u>

- 1. נחבר את אות השעון החיצוני לאחת מרגלי הבקר PORT1/PORT2 במצב של פסיקת digital input. נבחר למשל לחבר לרגל P2.2 במצב של פסיקת input. נגדיר את הטיימר לגודל 16bit במצב פסיקה במרווחי זמן של 1sec. נאפס את ערך הטיימר (רגיסטרים BTHOLD=0) ונבצע עצירה לטיימר (BTHOLD=0).
- - counter של הטיימר נקרא את ערך משתנה ISR -. לאחר שנייה תתקבל בקשת פסיקה מהטיימר. בתוך ה- ISR של הטיימר נקרא את ערך משתנה המהוה למעשה את תדר אות השעון החיצוני המחובר לרגל P2.2.